وحدة تحكم دقيقة SPC5634MF2MLQ80 32 بت - وحدة تحكم دقيقة NXP 32 بت، نواة Power Arch، ذاكرة فلاش 1.5 ميجابايت، تردد 80 ميجاهرتز، -40/+125 درجة مئوية، درجة حرارة تشغيل السيارات، QFP 144
♠ وصف المنتج
سمة المنتج | قيمة السمة |
الشركة المصنعة: | إن إكس بي |
فئة المنتج: | وحدات تحكم دقيقة 32 بت - MCU |
RoHS: | تفاصيل |
مسلسل: | MPC5634M |
أسلوب التركيب: | SMD/SMT |
الحزمة/الحالة: | LQFP-144 |
جوهر: | e200z3 |
حجم ذاكرة البرنامج: | 1.5 ميجابايت |
حجم ذاكرة الوصول العشوائي للبيانات: | 94 كيلوبايت |
عرض ناقل البيانات: | 32 بت |
دقة ADC: | 2 × 8 بت/10 بت/12 بت |
الحد الأقصى لتردد الساعة: | 80 ميجا هرتز |
عدد وحدات الإدخال/الإخراج: | 80 إدخال/إخراج |
جهد الإمداد - الحد الأدنى: | 1.14 فولت |
جهد الإمداد - الحد الأقصى: | 1.32 فولت |
أدنى درجة حرارة تشغيل: | - 40 درجة مئوية |
أقصى درجة حرارة تشغيل: | + 150 درجة مئوية |
مؤهل: | AEC-Q100 |
التغليف: | صينية |
جهد التغذية التناظرية: | 5.25 فولت |
ماركة: | شركة NXP لأشباه الموصلات |
نوع ذاكرة الوصول العشوائي للبيانات: | إس آر إيه إم |
جهد الإدخال/الإخراج: | 5.25 فولت |
حساس للرطوبة: | نعم |
منتج: | وحدة التحكم الدقيقة |
نوع المنتج: | وحدات تحكم دقيقة 32 بت - MCU |
نوع ذاكرة البرنامج: | فلاش |
كمية عبوة المصنع: | 60 |
الفئة الفرعية: | وحدات التحكم الدقيقة - MCU |
مؤقتات المراقبة: | مؤقت مراقبة |
الجزء رقم # الأسماء المستعارة: | 935311091557 |
وزن الوحدة: | 1.319 جرام |
♠ وحدات تحكم دقيقة 32 بت - MCU
هذه المتحكمات الدقيقة للسيارات ذات 32 بت هي عائلة من أجهزة النظام على الشريحة (SoC)، تتضمن جميع ميزات عائلة MPC5500، بالإضافة إلى العديد من الميزات الجديدة، إلى جانب تقنية CMOS عالية الأداء بدقة 90 نانومتر، مما يوفر انخفاضًا كبيرًا في تكلفة كل ميزة وتحسينًا ملحوظًا في الأداء. بُني نواة المعالج المضيف المتطورة والفعّالة من حيث التكلفة لهذه العائلة من وحدات تحكم السيارات على تقنية Power Architecture®. تتضمن هذه العائلة تحسينات تُحسّن من ملاءمة البنية للتطبيقات المدمجة، وتشمل دعمًا إضافيًا للتعليمات لمعالجة الإشارات الرقمية (DSP)، وتدمج تقنيات مهمة لتطبيقات توليد الطاقة منخفضة التكلفة اليوم، مثل وحدة معالجة زمنية مُحسّنة، ومحول تناظري-رقمي مُحسّن، وشبكة منطقة وحدة التحكم، ونظام إدخال وإخراج معياري مُحسّن. تُعد هذه العائلة امتدادًا متوافقًا تمامًا لعائلة MPC5500 من Freescale. يحتوي الجهاز على مستوى واحد من تسلسل الذاكرة، يتكون من ذاكرة وصول عشوائي ثابتة (SRAM) على الشريحة بسعة تصل إلى 94 كيلوبايت، وذاكرة فلاش داخلية بسعة تصل إلى 1.5 ميجابايت. يحتوي الجهاز أيضًا على واجهة ناقل خارجية (EBI) للمعايرة. صُممت هذه الواجهة لدعم معظم الذواكر القياسية المستخدمة مع عائلتي MPC5xx وMPC55xx.
• معلمات التشغيل
— تشغيل ثابت بالكامل، 0 ميجا هرتز - 80 ميجا هرتز (بالإضافة إلى 2% تعديل التردد - 82 ميجا هرتز)
— نطاق تشغيل درجة حرارة الوصلة من -40 درجة مئوية إلى 150 درجة مئوية
— تصميم منخفض الطاقة
- تبديد الطاقة أقل من 400 ميغاواط (اسمي)
- مصمم لإدارة الطاقة الديناميكية للنواة والأجهزة الطرفية
- التحكم في الساعة بواسطة البرامج للأجهزة الطرفية
- وضع إيقاف الطاقة المنخفضة، مع إيقاف جميع الساعات
— تم تصنيعها باستخدام عملية 90 نانومتر
— 1.2 فولت منطق داخلي
— مصدر طاقة فردي بقوة 5.0 فولت -10٪ / + 5٪ (4.5 فولت إلى 5.25 فولت) مع منظم داخلي لتوفير 3.3 فولت و 1.2 فولت للنواة
— دبابيس الإدخال والإخراج بنطاق 5.0 فولت -10٪/+5٪ (4.5 فولت إلى 5.25 فولت)
– مستويات تبديل VDDE CMOS بنسبة 35%/65% (مع التباطؤ)
- التباطؤ القابل للاختيار
- التحكم في معدل الانحراف القابل للتحديد
— دبابيس Nexus تعمل بمصدر طاقة 3.3 فولت
— مصمم بتقنيات تقليل التداخل الكهرومغناطيسي
- حلقة مقفلة الطور
- تعديل تردد ساعة النظام
- سعة تجاوز الشريحة
- معدل دوران قابل للتحديد وقوة الدفع
• معالج e200z335 عالي الأداء
— نموذج مبرمج كتاب هندسة الطاقة 32 بت E
— تحسينات الترميز بطول متغير
- يسمح بترميز مجموعة تعليمات Power Architecture بشكل اختياري في تعليمات مختلطة مكونة من 16 بت و32 بت
- يؤدي إلى حجم كود أصغر
— إصدار واحد، وحدة معالجة مركزية متوافقة مع تقنية Power Architecture ذات 32 بت
- التنفيذ بالترتيب والتقاعد
- معالجة الاستثناءات بدقة
— وحدة معالجة الفروع
- أداة حساب عنوان الفرع المخصص
- تسريع الفرع باستخدام تعليمات Branch Lookahead Instruction Buffer
— وحدة التحميل/التخزين
- زمن انتقال الحمل لدورة واحدة
- خط أنابيب كامل
- دعم Big و Little Endian
- دعم الوصول غير المتوافق
- عدم وجود فقاعات في خط الأنابيب من حيث الحمل إلى الاستخدام
— اثنان وثلاثون سجلًا للأغراض العامة (GPRs) مكونًا من 64 بت
— وحدة إدارة الذاكرة (MMU) مع مخزن مؤقت للترجمة الارتباطية الكاملة (TLB) مكون من 16 إدخالاً
— ناقل تعليمات منفصل وناقل تحميل/تخزين
— دعم المقاطعة المتجهة
— زمن انتقال المقاطعة < 120 نانوثانية عند 80 ميجاهرتز (يتم قياسه من طلب المقاطعة إلى تنفيذ أول تعليمات لمعالج استثناء المقاطعة)